Specifica
ASIC T5L0 | Sviluppato da DWIN.Produzione di massa nel 2020, 1 MByte né Flash sul chip, 512 KByte utilizzati per archiviare il database utente.Ciclo di riscrittura: oltre 100.000 volte |
Colore | 262K colori |
Tipo LCD | Schermo IPS, LCD TFT |
Angolo di visione | Ampio angolo di visione, 85°/85°/85°/85° (L/R/U/D) |
Area di visualizzazione (AA) | 53,28 mm (L) × 53,28 mm (A) |
Risoluzione | 480*480 |
Retroilluminazione | GUIDATO |
Luminosità | DMG48480F021_01WTC:350 nit DMG48480F021_01WTCZ01:350 nit DMG48480F021_01WTCZ02:50nit DMG48480F021_01WN:400 nit |
Tensione di alimentazione | 3.6~5.5V, valore tipico di 5V |
Corrente operativa | VCC = 5 V, retroilluminazione accesa, 170 mA |
VCC = 5 V, retroilluminazione spenta, 110 mA |
Temperatura di lavoro | -10~60℃ |
Temperatura di conservazione | -20~70℃ |
Umidità di lavoro | 10%~90% di umidità relativa |
Interfaccia utente | FPC 50 pin_0,5 mm |
Velocità in baud | 3150~3225600 bps |
Tensione di uscita | Uscita 1; 3,0~3,3 V |
Uscita 0;0~0,3 V | |
Tensione di ingresso (RXD) | Ingresso 1; 3,3 V |
Ingresso 0;0~0.5V | |
Interfaccia | UART2:TTL; UART4: TTL; (disponibile solo dopo la configurazione del sistema operativo) UART5: TTL; (disponibile solo dopo la configurazione del sistema operativo) |
Veloce | 8MB |
Spillo | Definizione | I/O | descrizione funzionale |
1 | 5V | I | Alimentazione, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 ADC di ingresso.Risoluzione a 12 bit in caso di alimentazione a 3,3V.Tensione di ingresso 0-3,3 V.Ad eccezione di AD6, i dati rimanenti vengono inviati al core del sistema operativo tramite UART3 in tempo reale con una frequenza di campionamento di 16 KHz.AD1 e AD5 possono essere utilizzati in parallelo e AD3 e AD7 possono essere utilizzati in parallelo, il che equivale a due AD di campionamento a 32 KHz.AD1, AD3, AD5, AD7 possono essere usati in parallelo, il che equivale a un AD di campionamento a 64 KHz;i dati vengono sommati 1024 volte e quindi divisi per 64 per ottenere un valore AD a 64 Hz e 16 bit mediante sovracampionamento. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3.3 | O | Uscita 3,3 V, carico massimo di 150 mA. |
12 | SPK | O | MOSFET esterno per pilotare cicalino o altoparlante.Il resistore esterno da 10K deve essere abbassato a terra per garantire che l'accensione sia di basso livello. |
13 | SD_CD | I/O | Interfaccia SD/SDHC, SD_CK collega un condensatore da 22 pF a GND vicino all'interfaccia della scheda SD. |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 uscite PWM a 16 bit.Il resistore esterno da 10K deve essere abbassato a terra per garantire che l'accensione sia di basso livello. Il core del sistema operativo può essere controllato in tempo reale tramite UART3 |
20 | PWM1 | O | |
21 | P3.3 | I/O | Se si utilizza RX8130 o SD2058 I2C RTC per connettersi a entrambi gli IO, SCL deve essere collegato a P3.2 e SDA collegato a P3.3 in parallelo con un resistore da 10K pull-up a 3,3V. |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | Può essere utilizzato contemporaneamente come ingresso di interrupt esterno 1 e supporta sia la modalità di interrupt a basso livello di tensione che quella di trailing edge. |
24 | P3.0/EX0 | I/O | Può essere utilizzato contemporaneamente come ingresso di interrupt 0 esterno e supporta sia la modalità di interrupt a basso livello di tensione che quella di trailing edge |
25 | P2.7 | I/O | Interfaccia IO |
26 | P2.6 | I/O | Interfaccia IO |
27 | P2.5 | I/O | Interfaccia IO |
28 | P2.4 | I/O | Interfaccia IO |
29 | P2.3 | I/O | Interfaccia IO |
30 | P2.2 | I/O | Interfaccia IO |
31 | P2.1 | I/O | Interfaccia IO |
32 | P2.0 | I/O | Interfaccia IO |
33 | P1.7 | I/O | Interfaccia IO |
34 | P1.6 | I/O | Interfaccia IO |
35 | P1.5 | I/O | Interfaccia IO |
36 | P1.4 | I/O | Interfaccia IO |
37 | P1.3 | I/O | Interfaccia IO |
38 | P1.2 | I/O | Interfaccia IO |
39 | P1.1 | I/O | Interfaccia IO |
40 | P1.0 | I/O | Interfaccia IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | Interfaccia IO |
46 | P0.1 | I/O | Interfaccia IO |
47 | CAN_TX | O | Interfaccia CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (porta seriale UART0 del core del sistema operativo) |
50 | UART2_RXD | I |